Tutorial VIVADO 2017 Parte1: implementaci├│n hardware

Data d'actualització: 16/02/2023 10:23:57

Share with Facebook   Share with Delicious Share with GoogleShare with Meneame Share with Myspace Share with Digg Mail

ID: 74874
Creator: ROSADO MU#OZ, ALFREDO RSS rosado
URL: https://mmedia.uv.es/html5/u/ro/rosado/74874_tutorial_vivado2017_implementacion.mp4
Embed code:
<video poster="https://mmedia.uv.es/g?user=rosado&path=/&name=tutorial_vivado2017_implementacion.mp4&resource_id=74874" controls="" autoplay="" autobuffer="" controlslist="nodownload">
<source src="https://mmedia.uv.es/html5/u/ro/rosado/74874_tutorial_vivado2017_implementacion.mp4" type="video/mp4">
</video>

Category: Technology RSS Technology
Clasification Unesco: Technological sciences::Computer technology::Logic design
Description: Este video muestra el uso del software Xilinx VIVADO 2017 para realizar un dise├▒o en VHDL y seguir todos los pasos necesarios para la implementaci├│n en placa hardware Basys3 empleada en el laboratorio de la asignatura SED1 de GIET en la ETSE.
Labels: FPGA; VHDL; Xliinx
Resolution:  1920 x 1080  16:9
Score: Sense puntuacio (puntuar).
License CC: Reconocimiento - NoComercial (by-nc)a
Visits: 45


No comments
related videos

Video_ejercicio programaci├│n RAPID-ABB

Ejercicio de programaci├│n de Robots industriales a trav├ęs de ABB. Se propone un problema de paletizaci├│n y se realiza la programaci├│n correspondiente en RAPID. Se usa el software RobotStudio para visualizar la aplicaci├│n

Tutorial VIVADO 2017 Parte1: implementaci├│n hardware

Este video muestra el uso del software Xilinx VIVADO 2017 para realizar un dise├▒o en VHDL y seguir todos los pasos necesarios para la implementaci├│n en placa hardware Basys3 empleada en el laboratorio de la asignatura SED1 de GIET en la ETSE.

Tutorial VIVADO 2017 parte2: simulaci├│n l├│gica

Este video muestra c├│mo realizar la simulaci├│n de un dise├▒o en VHDL utilizando el software Xilinx VIVADO 2017.