ID: 74875
Creador: ROSADO MU#OZ, ALFREDO
URL: https://mmedia.uv.es/html5/u/ro/rosado/74875_tutorial_vivado2017_simulacion.mp4
Código de inserción:
<video poster="https://mmedia.uv.es/g?user=rosado&path=/&name=tutorial_vivado2017_simulacion.mp4&resource_id=74875" controls="" autoplay="" autobuffer="" controlslist="nodownload">
<source src="https://mmedia.uv.es/html5/u/ro/rosado/74875_tutorial_vivado2017_simulacion.mp4" type="video/mp4">
</video>
Categoría: TecnologÃa
Clasificación Unesco: Ciencias tecnológicas::TecnologÃa de los ordenadores::Diseño lógico
Descripción: Este video muestra cómo realizar la simulación de un diseño en VHDL utilizando el software Xilinx VIVADO 2017.
Etiquetas: FPGA, VHDL; Xilinx
Resolucion: 1920 x 1080
16:9
Puntuación: Sense puntuacio (puntuar).
Licencia CC: Reconocimiento - NoComercial (by-nc)a
Visitas: 361
Este video muestra cómo realizar la simulación de un diseño en VHDL utilizando el software Xilinx VIVADO 2017.
Este video muestra el uso del software Xilinx VIVADO 2017 para realizar un diseño en VHDL y seguir todos los pasos necesarios para la implementación en placa hardware Basys3 empleada en el laboratorio de la asignatura SED1 de GIET en la ETSE.
Ejercicio de programación de Robots industriales a través de ABB. Se propone un problema de paletización y se realiza la programación correspondiente en RAPID. Se usa el software RobotStudio para visualizar la aplicación